Optimización de Código C, mediante subrutinas de Punto Flotate para el Diseño de Sistemas Embebidos
cic.isFulltext | true | es |
cic.isPeerReviewed | true | es |
cic.lugarDesarrollo | Centro de Técnicas Analógico-Digitales | es |
cic.version | info:eu-repo/semantics/submittedVersion | es |
dc.date.accessioned | 2017-12-07T13:26:29Z | |
dc.date.available | 2017-12-07T13:26:29Z | |
dc.identifier.uri | https://digital.cic.gba.gob.ar/handle/11746/6491 | |
dc.title | Optimización de Código C, mediante subrutinas de Punto Flotate para el Diseño de Sistemas Embebidos | es |
dc.type | Documento de conferencia | es |
dcterms.abstract | El Entorno de Diseño PeaCE se caracteriza por ser una herramienta eficiente para el prototipado rápido de sistemas embebidos, reconfigurables y de bajo costo, mediante técnicas de codiseño HW/SW. Una de las principales ventajas que ofrece es la generación de código eficiente en la síntesis de sistemas. El código C generado está orientado a implementaciones en DSPs (variables en Punto Flotante de 32 bits). Inicialmente se adaptó este código para el uso en procesadores genéricos (Microcontroladores de 8 bits), reemplazando funciones de Punto Flotante por funciones de 8 bits, con la consiguiente perdida de resolución [1]. El Diseño de Sistemas Embebidos simples que necesitan precisión numérica pero no gran procesamiento matemático, llevo a la creación de subrutinas de operaciones en Punto Flotante (suma, resta multiplicación y división) eficientes. Como aplicación se implementa un generador de señal sinusoidal para los MCUs 908 (utilizable para un modulador PSK). | es |
dcterms.creator.author | Osio, Jorge R. | es |
dcterms.creator.author | Costantino, Federico | es |
dcterms.creator.author | Ledesma, Sebastián | es |
dcterms.creator.author | Rapallini, José A. | es |
dcterms.creator.author | Quijano, Antonio A. | es |
dcterms.extent | 4 p. | es |
dcterms.isPartOf.issue | XIII Workshop Iberchip (Lima, 2007) | es |
dcterms.isPartOf.series | Workshop IBERCHIP | es |
dcterms.issued | 2007 | |
dcterms.language | Español | es |
dcterms.license | Attribution 4.0 International (BY 4.0) | es |
dcterms.subject | Entorno de Diseño PeaCE | es |
dcterms.subject | sistemas embebidos | es |
dcterms.subject | codiseño HW/SW | es |
dcterms.subject | MCUs 908 | es |
dcterms.subject.materia | Ingeniería Eléctrica y Electrónica | es |
Archivos
Bloque original
1 - 1 de 1
Cargando...
- Nombre:
- Osio Rapallin Quijano - Optimización de Código C, mediante subrutinas.pdf-PDFA.pdf
- Tamaño:
- 287.21 KB
- Formato:
- Adobe Portable Document Format
- Descripción:
- Documento Completo