Optimización de Código C, mediante subrutinas de Punto Flotate para el Diseño de Sistemas Embebidos

cic.isFulltexttruees
cic.isPeerReviewedtruees
cic.lugarDesarrolloCentro de Técnicas Analógico-Digitales es
cic.versioninfo:eu-repo/semantics/submittedVersiones
dc.date.accessioned2017-12-07T13:26:29Z
dc.date.available2017-12-07T13:26:29Z
dc.identifier.urihttps://digital.cic.gba.gob.ar/handle/11746/6491
dc.titleOptimización de Código C, mediante subrutinas de Punto Flotate para el Diseño de Sistemas Embebidoses
dc.typeDocumento de conferenciaes
dcterms.abstractEl Entorno de Diseño PeaCE se caracteriza por ser una herramienta eficiente para el prototipado rápido de sistemas embebidos, reconfigurables y de bajo costo, mediante técnicas de codiseño HW/SW. Una de las principales ventajas que ofrece es la generación de código eficiente en la síntesis de sistemas. El código C generado está orientado a implementaciones en DSPs (variables en Punto Flotante de 32 bits). Inicialmente se adaptó este código para el uso en procesadores genéricos (Microcontroladores de 8 bits), reemplazando funciones de Punto Flotante por funciones de 8 bits, con la consiguiente perdida de resolución [1]. El Diseño de Sistemas Embebidos simples que necesitan precisión numérica pero no gran procesamiento matemático, llevo a la creación de subrutinas de operaciones en Punto Flotante (suma, resta multiplicación y división) eficientes. Como aplicación se implementa un generador de señal sinusoidal para los MCUs 908 (utilizable para un modulador PSK).es
dcterms.creator.authorOsio, Jorge R.es
dcterms.creator.authorCostantino, Federicoes
dcterms.creator.authorLedesma, Sebastiánes
dcterms.creator.authorRapallini, José A.es
dcterms.creator.authorQuijano, Antonio A.es
dcterms.extent4 p.es
dcterms.isPartOf.issueXIII Workshop Iberchip (Lima, 2007)es
dcterms.isPartOf.seriesWorkshop IBERCHIPes
dcterms.issued2007
dcterms.languageEspañoles
dcterms.licenseAttribution 4.0 International (BY 4.0)es
dcterms.subjectEntorno de Diseño PeaCEes
dcterms.subjectsistemas embebidoses
dcterms.subjectcodiseño HW/SWes
dcterms.subjectMCUs 908es
dcterms.subject.materiaIngeniería Eléctrica y Electrónicaes

Archivos

Bloque original

Mostrando 1 - 1 de 1
Cargando...
Miniatura
Nombre:
Osio Rapallin Quijano - Optimización de Código C, mediante subrutinas.pdf-PDFA.pdf
Tamaño:
287.21 KB
Formato:
Adobe Portable Document Format
Descripción:
Documento Completo