Filtros digitales aplicables en equipos de medición para ensayos eléctricos

cic.isFulltexttruees
cic.isPeerReviewedtruees
cic.lugarDesarrolloCentro de Técnicas Analógico-Digitales es
cic.versioninfo:eu-repo/semantics/submittedVersiones
dc.date.accessioned2017-12-14T12:49:43Z
dc.date.available2017-12-14T12:49:43Z
dc.identifier.urihttps://digital.cic.gba.gob.ar/handle/11746/6519
dc.titleFiltros digitales aplicables en equipos de medición para ensayos eléctricoses
dc.typeDocumento de conferenciaes
dcterms.abstractSe presenta el diseño de un filtro digital versátil, donde se pueda variar el orden y la longitud de la ventana de datos dentro del entorno de los Filtros Coseno, Seno y Fourier. El dispositivo será utilizado en la detección de señales de frecuencias bajas (50 Hz) enmascaradas en ruido, presentes en todo ensayo de maquinas o elementos eléctricos. En este trabajo se realiza el diseño con lógica programable sobre dispositivos comerciales, optimizando las características de cada filtro para los componentes utilizados y realizando pruebas de laboratorio para ver la calidad de filtro obtenido. Con este procedimiento se trata de obtener una Descripción del Hardware (HDL) que contenga la mayor cantidad de casos de utilización practica posible y a partir del HDL realizar el diseño del circuito de aplicación específica (ASIC).es
dcterms.abstractWe describe here the design of a versatile digital filter with varying order and length of the data window, considering cosine, sine and Fourier filter types. The device will be applied to noise masked low frequency signal detection (50 Hz) usually found when testing electric machinery. The design has been done for commercial FPGA and we tried to optimize our filter characteristics with the chosen components. This was followed by experimental tests for quality evaluation of the resulting filters. At last we described the device with a hardware description language (HDL), as a basis for an ASIC design in the near future.en
dcterms.creator.authorTinetti, Fernando Gustavoes
dcterms.creator.authorAróztegui, Walteres
dcterms.extent6 p.es
dcterms.isPartOf.issueXI Workshop IBERCHIP (Armenia, Colombia, 2004)es
dcterms.isPartOf.seriesWorkshop IBERCHIPes
dcterms.issued2004
dcterms.languageEspañoles
dcterms.licenseAttribution 4.0 International (BY 4.0)es
dcterms.subjectfiltros digitaleses
dcterms.subjectsistemas embebidoses
dcterms.subjectCodiseño Hardware/Softwarees
dcterms.subjectsistemas de tiempo reales
dcterms.subject.materiaIngeniería Eléctrica y Electrónicaes

Archivos

Bloque original

Mostrando 1 - 1 de 1
Cargando...
Miniatura
Nombre:
Osio Rapallini - Uso de Técnicas de Codiseño Hardware-Software para el Diseño de un decodificador de Mp3..pdf-PDFA.pdf
Tamaño:
216.47 KB
Formato:
Adobe Portable Document Format
Descripción:
Documento Completo